Дисциплина: Электротехника Схемотехника Электротехника и электроника
Жанр: Учебники и учебные пособия для вузов
Допущено Учебно-методической комиссией по специальности "Управление и информатика в технических системах" МГГУ в качестве учебного пособия по дисциплине "Схемотехника" для студентов высших учебных заведений
ПРЕДИСЛОВИЕ | 5 |
ИСТОРИЯ РАЗВИТИЯ ЭЛЕКТРОНИКИ | 6 |
ТЕМА 1. ЦИФРОВЫЕ ИНТЕГРАЛЬНЫЕ СХЕМЫ | 13 |
1.1. Основные классификационные признаки интегральных схем | 13 |
1.2. Логические элементы интегральных схем | 18 |
1.3. Основные характеристики и параметры базовых логических элементов серии интегральных схем транзисторно-транзисторной логики (ТТЛ) | 22 |
Контрольные вопросы | 34 |
1.4. Базовые логические интегральные схемы различных логик | 36 |
1.5. Последовательность действий при проектировании любого цифрового устройства | 48 |
1.6. Применение логических элементов | 53 |
Контрольные вопросы | 61 |
ТЕМА 2. ТРИГГЕРЫ | 65 |
2.1. Основные параметры триггера | 65 |
2.2. Асинхронные триггеры | 68 |
2.3. Синхронные триггеры | 72 |
2.4. Стандартные триггеры | 89 |
2.5. Применение триггеров | 92 |
Контрольные вопросы | 97 |
ТЕМА 3. ПЕРЕСЧЁТНЫЕ СХЕМЫ И ДЕЛИТЕЛИ | 100 |
3.1. Основные параметры и классификационные признаки счётчиков электрических импульсов | 100 |
3.2. Асинхронный счётчик на суммирование | 102 |
3.3. Асинхронный счётчик на вычитание | 104 |
3.4. Асинхронные счётчики с параллельным переносом | 105 |
3.5. Реверсивный счётчик | 106 |
Пример | 107 |
3.6. Счётчики с произвольным коэффициентом пересчёта на базе ИС счётчиков | 108 |
3.7. Основные методы борьбы с «гонками» | 114 |
3.8. Делитель частоты с искусственным порядком счёта | 115 |
3.9. Счётчики с недвоичным кодированием | 117 |
3.10. Состав серий ИС по счётчикам | 125 |
Контрольные вопросы | 139 |
ТЕМА 4. РЕГИСТРЫ | 142 |
4.1. Классификационные признаки регистров | 142 |
4.2. Параллельный регистр | 144 |
4.3. Регистр сдвига (последовательный регистр) | 151 |
4.4. Универсальный регистр | 163 |
Пример | 164 |
4.5. Способ наращиваемости регистров | 166 |
4.6. Функциональные узлы на базе регистров | 167 |
Контрольные вопросы | 171 |
ТЕМА 5. КОМБИНАЦИОННЫЕ ЛОГИЧЕСКИЕ СХЕМЫ БЕЗ ПАМЯТИ | 173 |
5.1. Дешифратор/демультиплексор (DC/DMX) | 173 |
5.2. Мультиплексоры (MUX) | 180 |
Пример | 183 |
5.3. Шифраторы (CD) | 190 |
5.4. Кодопреобразователи (X/Y) | 201 |
Контрольные вопросы | 214 |
ТЕМА 6. АРИФМЕТИЧЕСКИЕ УСТРОЙСТВА | 216 |
6.1. Полусумматор и полный сумматор | 216 |
6.2. Способы суммирования операндов | 218 |
6.3. Выполнение операции вычитания на сумматорах | 222 |
Пример 222 | |
6.4. Одноразрядный двоично-десятичный сумматор | 223 |
Пример | 224 |
6.5. Выполнение операций умножения и деления на сумматорах | 225 |
Пример | 226 |
6.6. Метод ускоренного умножения | 227 |
Пример | 228 |
6.7. Компаратор | 230 |
6.8. Синтез канала сигнала равенства А=В | 231 |
6.9. Специализированные арифметические операции | 234 |
Контрольные вопросы | 240 |
ТЕМА 7. СХЕМОТЕХНИКА ЦИФРОВЫХ УСТРОЙСТВ НА ПРОГРАММИРУЕМЫХ ЛОГИЧЕСКИХ МАТРИЦАХ (ПЛМ) | 241 |
7.1. Схемотехника ПЛМ | 242 |
Контрольные вопросы | 253 |
ТЕМА 8. ПАМЯТЬ | 254 |
8.1. Виды памяти и её параметры | 254 |
8.2. Типы постоянного запоминающего устройства | 256 |
8.3. Оперативное запоминающее устройство (ОЗУ) | 263 |
8.4. Сверхоперативная память (регистровая) | 272 |
8.5. Флеш-память | 275 |
8.6. Кэш-память | 277 |
Контрольные вопросы | 278 |
ТЕМА 9. АНАЛОГО-ЦИФРОВЫЕ И ЦИФРОАНАЛОГОВЫЕ ПРЕОБРАЗОВАТЕЛИ | 279 |
9.1. Классификация ЦАПи АЦП по принципу действия | 281 |
9.2. Принципы построения цифро-аналогового преобразователя | 283 |
9.3. Принципы построения АЦП | 291 |
Контрольные вопросы | 299 |
ТЕМА 10. СТРУКТУРА МИКРОПРОЦЕССОРА | 300 |
СПИСОК ЛИТЕРАТУРЫ | 303 |
Отзывы: нет |
© 2001–2022, Издательство «Директ-Медиа» тел.: 8-800-333-68-45 (звонок бесплатный), +7 (495) 258-90-28 manager@directmedia.ru